啪啪av-日本不卡三区-91精品国产一区二区三区蜜臀-日韩欧洲亚洲-偷拍福利视频-色女人av-骚婷婷-一级伦理农村妇女愉情-91爽爽-国产精品 自在自线-欧美啪啪网站-成人免费无码不卡毛片视频-久久不见久久见www免费-国产最新网址-乱视频在线观看-亚洲区一-性欧美video另类hd尤物-国产-第1页-草草影院ccyy-黄色福利网站-日韩人妻无码精品专区综合网

AMD稱其FPGA已可模擬各類大型芯片

來源:澎湃新聞| 發布日期:2023-06-30 14:43

那……能玩《孤島危機》嗎?

現場可編程門陣列(FPGA)的靈活性優勢,使其成為智能網卡、電信網絡甚至是模擬復古游戲機等多種應用場景下的理想選項。

然而,AMD本周二推出的最新Versal FPGA(收購自賽靈思)可不止能模擬30年前的微處理器。這些成果希望能在芯片制造之前,對其進行全面的仿真、測試和調試。

眾所周知,芯片的流片制造成本極其高昂,一旦事后發現設計缺陷則更加致命。AMD Versal系列高級產品線經理Rob Bauer在采訪中表示,在新FPGA的幫助下,芯片設計人員可以“在芯片流片之前創建數字孿生,或者為計劃推出的ASIC/SoC制作數字版本。他們可以提前驗證,在設計周期之內提早嘗試軟件開發等。”

根據Bauer的解釋,隨著半導體行業向著2.5D和3D小芯片架構等先進封裝技術的過渡,芯片制造商面臨的驗證壓力只會越來越大。“如今的芯片設計師不再僅僅為單一芯片做驗證和軟件開發,而是要為基于大量小芯片的多晶粒器件做驗證和軟件開發。”

AMD打造的Versal Premium VP1902正是為此而生。這款大芯片的尺寸約為77 x 77毫米,擁有1850萬個邏輯單元(是即將推出的VU19P的兩倍)以及用于控制面操作的專用Arm核心,外加用于協助調試的板載網絡。

其思路就是將計算和網絡功能全部納入進來,減少I/O、調試或控制面所占用的FPGA邏輯單元,將節約出來的單元更多用于模擬ASIC或SoC。

除了將柵極密度加倍之外,AMD表示這款FPGA還將提供2倍的傳輸帶寬,借此在芯片仿真過程中帶來更高的有效云速率。與此同時,該芯片還采用最新的小芯片架構,具體分為4個FPGA塊。Bauer表示這將有助于減少數據在芯片內移動時的延遲和擁塞。

雖然這一切看似令人印象深刻,但接觸過芯片仿真的朋友都清楚,與在本機硬件上直接運行相比,仿真環境往往效率極低、緩慢且昂貴。AMD的FPGA新構想也無法解決這個問題。

首先,對包含數十億個晶體管的現代SoC進行仿真是個極耗資源的過程。Bauer表示,根據芯片的具體尺寸和復雜性,可能需要跨多個機架將數十甚至幾百個FPGA連接起來。即使如此,與實體芯片的時鐘速率相比,仿真系統的性能仍會受到嚴重限制。

根據AMD的介紹,只需24個FPGA即可模擬10億個邏輯門;而且在橫向擴展之后,最多能夠以超過50 MHz的時鐘速率支持多達600億個邏輯門。

Bauer指出,有效時鐘速率最終將取決于所涉及的FPGA數量。“假如用戶的IP能在單一VP1902內實現,那么性能表現也會更好。”

雖然AMD這款最新FPGA主要面向芯片制造商,但該公司表示本產品也非常適合固件開發與測試、IP塊和子系統原型設計、外設驗證以及其他各種測試用例。

在兼容性方面,AMD公司表示這款新芯片將與他們之前的FPGA采用相同的底層VIvado ML軟件開發套件。AMD還與Cadence、西門子和Synopsys等領先電子設計自動化(EDA)廠商保持合作,增加對該芯片其他高級功能的支持。

AMD的VP1902預計將在今年第三季度起向客戶提供樣品,并于2024年初正式投放市場。

如果您有微控制器/單片機采購需求歡迎隨時聯系我司。